项目名称 | CMOS图像传感器芯片像素及高 (略) 设计服务 | 项目编号 | AHU-XNJJ* |
---|---|---|---|
公告开始日期 | 2024-11-22 14:40:14 | 公告截止日期 | 2024-11-26 15:00:00 |
采购单位 | 安徽大学 | 付款方式 | 货到验收付款 |
联系人 | 成交后在我参与的项目中查看 | 联系电话 | 成交后在我参与的项目中查看 |
签约时间要求 | 到货时间要求 | ||
预算总价 | ¥ * | ||
收货地址 | |||
供应商资质要求 | 符合《政府采购法》第二十二条规定的供应商基本条件 |
采购清单1
采购商品 | 采购数量 | 计量单位 | 所属分类 |
---|---|---|---|
CMOS图像传感器芯片像素及高 (略) 设计服务 | 1 | 项 | 无 |
预算单价 | ¥ * |
---|---|
技术参数及配置要求 | 一、技术参数: 1、基于合肥晶 (略) (略) (略) 下完成像素设计开发,提供稳定可用于量产的像素工艺和结构,像素IP可满足课题组开 (略) 模块使用。 像素规格参数如下: 像素尺寸:2.8μm*2.8μm; 快门方式:卷帘曝光; 工艺节点:90nm; 分辨率:256*256; 满阱电荷:≥7000 e-; Image Lag:≤1 e-; 暗电流:≤10 e-/s; 2、基于器件模型,建立与所提供2.8μm像素相对应的TCAD器件模型。模型为3D立体结构,模型中需包括 (略) 域掺杂浓度和分布等关键数据信息,同时构建与像素相关的主要参数的仿真流程和方法,主要参数包括:满阱电荷、Image Lag;满足课题组在TCAD软件中开展工艺仿真,模型仿真结果与实验数据基本吻合,满足课题组使用; 3、开发并提供可满足并用于课题组前期设计的1920(H)*1080(V)分辨率CIS芯片高速接口IP,包括串行接口(最大2 lane MIPI+1 Clock)及并行接口(12bit DVP+1 Clock)模块。 4、开发并提供可满足并用于课题组前期设计的1920(H)*1080(V)分辨率CIS芯片IO模块。 电源地IO(尺寸≤120*240μm):IO_VDD28A(电压2.8V)、IO_VSSA(电压0V)、IO_VDD28(电压2.8V)、IO_VDD12(电压1.2V)、IO_VSS; 模拟IO(尺寸≤120*240μm):IO_AIO(电压0~2.8V)、IO_VREFH4_GGNMOS(电压0~4V)、IO_VREF2P4_GGNMOS(电压-2.4~0); 数字IO(尺寸≤120*240μm):IO_DIOX8(电压0~2.8V)、P1523_IO_DIOX8_PU(电压0~2.8V); 其他:IO_VSSCUT(尺寸≤120*240μm) 二、需要了解本项目情况请与赵老师联系,联系电话:*。 三、质疑与答复: 供应商如对该项目采购需求和技术参数有质疑,须按《安徽大学非政府采购项目质疑和投诉管理暂行办法》有关规定和质疑函格式要求(请自行在安徽大学采购与 (略) 站查询下载),在网上竞价截标前提交书面质疑函,书面质疑函扫描件发至邮箱:*@*q.com 。安徽大学国有资产与实验 (略) (采购管理中心)联系电话:*,联系人:袁老师。逾期不予受理。 四、特别提醒: 1.供应商须符合《政府采购法》第二十二条规定的供应商基本条件,如 (略) 授权并将授权书 (略) ,否则报价无效。 2.根据政府采购法律法规,单位负责人为同一人或者存在直接控股、管理关系的不同供应商,不得参加同一项目的采购活动。如有上述情况供应商参与同一竞价项目,学校将有权视情节轻重禁 (略) 罚之日起1-3年内参加学校各类非政府采购活动并同期从安徽大学供应商库中剔除,处罚期满后方可重新申请入库。 3.供应商如有以下任一行为,除承担违约责任外,学校有权视违规情节轻重禁 (略) 罚之日起 1-3 年内参加学校各类非政府采购项目资格并同期从安徽大学供应商库中剔除,处罚期满后方可重新申请入库。 (1)提供虚假材料谋取中标(成交)或虚假供货的; (2)中标(成交)后无正当理由拖延或弃标、无正当理由拖延或拒不签订采购合同的; (3)不按竞价要求或合同约定履约的; (4)其他违反法律法规和采购规定的。 |
售后服务 | 公司中标后送货上门,负责安装调试;本项目要求供应商具有本地化服务能力,本地化服务的能力是指具有以下条件之一:1)在本地注册成立的;2)在本地具有分支机构(含分公司、 (略) 、售后服务机构等),具有固定的办公场所及人员。备注:“本地”系指: (略) ; |
信息来源:http://**